インテル® Agilex™ ハード・プロセッサー・システムのテクニカル・リファレンス・マニュアル

ID 683567
日付 1/19/2023
Public
ドキュメント目次

18.4. USB 2.0 ULPI PHY信号の説明

表 193.  ULPI PHYインターフェイス信号 (HPS I/Oにルーティング)

ULPI PHYインターフェイスは、PHYからのulpi_clk信号に同期しています。

信号名 方向 説明 入力のデフォルト値 推奨されるタイオフ
USB<1:0>_CLK 1 入力

ULPI Clock

高速ULPI PHYから供給される60MHzのクロックを受信します。信号はすべて、クロックの立ち上がりエッジに同期しています。

1'b1 プルアップ
USB<1:0>_DIR 1 入力

ULPI Data Bus Control

1 - PHYには、USB OTGコントローラーに転送するデータがあります。

0 - PHYには、転送するデータがありません。

1'b1 プルアップ
USB<1:0>_NXT 1 入力

ULPI Next Data Control

PHYがUSB OTGコントローラーからの現在のバイトを受け入れたことを示します。PHYが送信している際は、この信号は、コントローラーに対して新しいバイトが利用可能であることを示します。

1'b1 プルアップ
USB<1:0>_STP 1 出力

ULPI Stop Data Control

コントローラーはこの信号をHighに駆動し、データストリームの終わりを示します。コントローラーはまた、この信号をHighに駆動してPHYからのデータを要求することもできます。

USB<1:0>_DATA[7:0] 8 双方向

双方向のデータバスです。

アイドル時にコントローラーによってLowに駆動されます。

プルアップ