インテル® Agilex™ ハード・プロセッサー・システムのテクニカル・リファレンス・マニュアル

ID 683567
日付 1/19/2023
Public
ドキュメント目次

7.1. ブリッジの機能

ブリッジにより、FPGAファブリック内のマスターは、HPSロジック内のスレーブと通信することができます。また、その逆も同様に当てはまります。例えば、FPGAファブリック内でメモリーまたはペリフェラルを追加してインスタンス化し、HPSロジック内のコンポーネントに属しているマスター・インターフェイスでそれらにアクセスすることができます。または、FPGAファブリック内で Nios® IIプロセッサーなどのコンポーネントをインスタンス化し、そのマスター・インターフェイスでHPSロジックFPGA-to-HPSのメモリーまたはペリフェラルにアクセスすることができます。
表 65.   ブリッジの機能

機能

FPGA-to-HPS

HPS-to-FPGA

Lightweight HPS-to-FPGA

インターフェイス・サポート

ACE Lite AMBA AXI4 AMBA AXI4

クロック・クロッシングを実装し、HPSロジックとFPGAファブリックのクロックドメイン間におけるデータ転送を管理

はい はい はい

HPSロジックとFPGAファブリック間におけるデータ幅の変換

はい はい はい

インスタンス化時にFPGAインターフェイス幅のコンフィグレーションが可能

はい はい いいえ

それぞれのブリッジはマスターとスレーブのペアで構成され、一方のインターフェイスはFPGAファブリックに、もう一方はHPSロジックに公開されます。