インテル® Agilex™ ハード・プロセッサー・システムのテクニカル・リファレンス・マニュアル

ID 683567
日付 1/19/2023
Public
ドキュメント目次

17.4. EMACコントローラーの信号の説明

EMACは、HPS I/OおよびFPGA I/Oを介してさまざまなPHYインターフェイスと制御オプションを提供します。

HPS I/Oにピンの制限があるデザインの場合、GMIIまたはMII PHYインターフェイスをFPGAファブリックに公開するようにEMACをコンフィグレーションすることができます。その場合は、FPGA I/Oピンに直接ルーティングすることが可能です。PHYインターフェイスをFPGAファブリックに公開すると、適切な汎用I/OリソースまたはトランシーバーI/Oリソースとともにソフトロジックを使用し、GMIIまたはMIIをSGMII、RMIIなどのほかのPHYインターフェイス・タイプに適合させることができます。

次の図は、FPGAファブリックを介してEMAC0およびEMAC1のPHYインターフェイスをルーティングし、FPGA I/Oを使用してRMIIおよびSGMIIインターフェイスを提供するデザインを示しています。EMAC2のPHYインターフェイスは、HPS I/Oを使用するようにコンフィグレーションされています。

FPGAを介したEMACインターフェイスのコンフィグレーションに関しては、「EMAC FPGAインターフェイスの初期化」のセクションを参照してください。

図 63. EMACとFPGAのルーティング例