インテル® Agilex™ ハード・プロセッサー・システムのテクニカル・リファレンス・マニュアル

ID 683567
日付 1/19/2023
Public
ドキュメント目次

6.1.1. マスターとスレーブの接続マトリクス

次の表は、システム・インターコネクト内のすべてのマスターおよびスレーブ・インターフェイスの接続を示しています。
表 49.  マスターとスレーブ間の接続
スレーブ マスター
DAP CCUマスター2 DMAC 3 EMAC 0/1/2 ペリフェラル・マスター4
CCUスレーブ5  
TCU      
L4メイン・バス・スレーブ    
L4 MPバススレーブ      
L4 AHBバススレーブ      
L4 SPバススレーブ    
L4 SYSバススレーブ    
セキュア/非セキュア・タイムスタンプ・システム・カウンター    
L4 ECCバススレーブ      
L4 SHRバス (クロック、リセット、およびシステム・マネージャー)      
DAP     6
STM      
Lightweight HPS-to-FPGAブリッジ
HPS-to-FPGAブリッジ
サービス・ネットワーク      
HPS-to-SDM – ペリフェラル・アクセス (QSPI、SD/MMC)    
HPS-to-SDM – メールボックス・アクセス      
2 CCUマスター・エージェント: Cortex-A53 MPCore、FPGA-to SoC、HPSペリフェラル・マスター、TCU
3 ダイレクト・メモリー・アクセス・コントローラー
4 ペリフェラル・マスターTBU。次のTBUが含まれます。
  • EMAC 0/1/2のTBU
  • USB 0/1、NAND、SD/MMC、ETRのTBU
  • DMACのTBU
5 CCUスレーブ: MPFE、オンチップRAM、GIC、HPSペリフェラル・スレーブ
6 ETRアクセス専用