インテル® Agilex™ ハード・プロセッサー・システムのテクニカル・リファレンス・マニュアル

ID 683567
日付 1/19/2023
Public
ドキュメント目次

3.4. Cortex-A53 MPCoreのシステムへの統合

Cortex® -A53 MPCore™ は、MPUシステム・コンプレックスの一部です。システム・コンプレックスは、 Cortex® -A53 MPCore™ 、システムメモリー管理ユニット (SMMU)、キャッシュ・コヒーレンシー・ユニット (CCU)、オンチップRAM、および汎用割り込みコントローラー (GIC) で構成されます。 ARM® Cortex® -A53 MPCore™ への一次インターフェイスは、読み出しおよび書き込みデータパスを提供し、デバッグ、電源管理と割り込みをサポートします。

  • Cortex® -A53 MPCore™ プロセッサーからの要求は、128ビットのACEバスマスターによってキャッシュ・コヒーレンシー・ユニット (CCU) に送信されます。CCUは、メモリーの読み出しおよび書き込み要求と、I/Oでメモリーマッピングされた読み出しおよび書き込み要求をサポートします。CCUにより、マスターは、 Cortex® -A53 MPCore™ サブシステムとのI/Oの一貫性を維持することができます。
  • システムMMU (SMMU) は、 Cortex® -A53 MPCore™ の外部にあります。これは、各マスターの変換バッファーユニット (TBU) のアドレス変換を制御および管理する変換制御ユニット (TCU) で構成されています。 Cortex® -A53 MPCore™ のTLBデータは、SMMUによって管理されます。
  • デバッグ・アクセス・ポート (DAP) はプロセッサーに直接接続しています。侵襲的または非侵襲的なデバッグを行うことができます。
  • 汎用割り込みコントローラー (GIC) は Cortex® -A53 MPCore™ の外部にあり、専用のバスを介してプロセッサーに割り込み要求を送信します。