インテル® Agilex™ ハード・プロセッサー・システムのテクニカル・リファレンス・マニュアル

ID 683567
日付 1/19/2023
Public
ドキュメント目次

4.2.1. 接続

Cortex® -A53 MPCore™ FPGA-to-HPSブリッジ、TCU、およびペリフェラル・マスターは、コヒーレンシー・インターコネクトを介してメモリーおよびスレーブ・エージェントにコヒーレントに接続されます。

CCUは、アクセスを共通のプロトコルにパケット化して特定のポートにアクセスをルーティングし、トランザクションがスレーブ・エージェントに到達する前にトランザクションのパケットを解除することにより、異なるプロトコル間の通信をサポートします。すべてのマスター・エージェントが、CCUに接続している5つのスレーブ・エージェントすべてにアクセスできるわけではありません。
表 40.   CCUの接続表の「X」は、スレーブ・エージェントがコヒーレンシー・インターコネクトを介してマスター・エージェントに接続されることを示しています。空白のエントリーは、そのスレーブ・エージェントとマスター・エージェントの間に接続がないことを示しています。
スレーブ・エージェント マスター・エージェント
Cortex® -A53 MPCore™ FPGA-to-HPSブリッジ

I/Oマスター

変換制御ユニット (TCU)
外部SDRAMメモリー X X X X
オンチップRAM X X X X
I/Oスレーブ X X X  
SDRAMレジスター X X X  
汎用割り込みコントローラー X   X  
注: Cortex® -A53 MPCore™ では、CCUのコントロールおよびステータスレジスター (CSR) にもアクセスすることができます。