インテル® Agilex™ ハード・プロセッサー・システムのテクニカル・リファレンス・マニュアル

ID 683567
日付 1/19/2023
Public
ドキュメント目次

21.3. UARTコントローラーの信号の説明

表 207.  UARTコントローラー・インターフェイス信号 (HPS I/Oにルーティング)
信号名 方向 説明 入力のデフォルト値 推奨されるタイオフ
UART<1:0>_RX 1 入力 シリアル入力 1'b1 プルアップ
UART<1:0>_TX 1 出力 シリアル出力 プルアップ
UART<1:0>_CTS 1 入力 送信可。この信号がアクティブな場合、フロー制御ではUART_TXDが許可されます。 1'b0 プルダウン
UART<1:0>_RTS 1 出力 送信要求
表 208.  UARTコントローラー・インターフェイス信号 (FPGA I/Oにルーティング)
信号名 方向 説明 入力のデフォルト値 推奨されるタイオフ
uart<1:0>_rx 1 入力 シリアル入力 1'b1 プルアップ
uart<1:0>_tx 1 出力 シリアル出力 プルアップ
uart<1:0>_cts_n 1 入力 送信可。この信号がアクティブな場合、フロー制御ではUART_TXDが許可されます。 1'b0 - アクティブに設定 プルダウン
uart<1:0>_rts_n 1 出力 送信要求
uart<1:0>_dsr_n 1 入力 データ・セット・レディー。相手側のデバイスは通信する準備ができています。 1'b0 - アクティブに設定 プルダウン
uart<1:0>_dcd_n 1 入力 データキャリア検出。 「モデム」は、キャリアが検出された別の「モデム」に接続されています。 1'b0 - アクティブに設定 プルダウン
uart<1:0>_ri_n 1 入力 リング・インジケーター。これは、電話が着信していることを示します。 1'b1 - 非アクティブに設定 プルアップ
uart<1:0>_dtr 1 出力 データ端末レディー
uart<1:0>_out1_n 1 出力 ユーザー定義の出力1
uart<1:0>_out2_n  1 出力 ユーザー定義の出力2
s2f_uart<1:0>_irq 1 出力 割り込み