インテルのみ表示可能 — GUID: equ1481130632594
Ixiasoft
1. インテル® Agilex™ ハード・プロセッサー・システムのテクニカル・リファレンス・マニュアル改訂履歴
2. ハード・プロセッサー・システムの概要
3. Cortex-A53 MPCoreプロセッサー
4. キャッシュ・コヒーレンシー・ユニット
5. システムメモリー管理ユニット
6. システム・インターコネクト
7. ブリッジ
8. DMAコントローラー
9. オンチップRAM
10. ECC (エラー検出訂正) コントローラー
11. クロック・マネージャー
12. システム・マネージャー
13. リセット・マネージャー
14. ハード・プロセッサー・システムのI/Oピンの多重化
15. NANDフラッシュ・コントローラー
16. SD/MMCコントローラー
17. イーサネット・メディア・アクセス・コントローラー
18. USB 2.0 OTGコントローラー
19. SPIコントローラー
20. I2Cコントローラー
21. UARTコントローラー
22. 汎用I/Oインターフェイス
23. タイマー
24. ウォッチドッグ・タイマー
25. CoreSightのデバッグとトレース
A. ブートとコンフィグレーション
B. HPSを介したセキュア・デバイス・マネージャーQuad SPIフラッシュ・コントローラーへのアクセス
3.5.1. 例外レベル
3.5.2. 仮想化
3.5.3. メモリー管理ユニット
3.5.4. レベル1キャッシュ
3.5.5. レベル2メモリーシステム
3.5.6. スヌープ制御ユニット
3.5.7. 暗号化による拡張
3.5.8. NEONマルチメディア・プロセッシング・エンジン
3.5.9. 浮動小数点演算装置
3.5.10. ACEバス・インターフェイス
3.5.11. アボート処理
3.5.12. キャッシュ保護
3.5.13. 汎用割り込みコントローラー
3.5.14. 汎用タイマー
3.5.15. デバッグモジュール
3.5.16. キャッシュ・コヒーレンシー・ユニット
3.5.17. クロックソース
25.4.1. デバッグ・アクセス・ポート
25.4.2. CoreSight SoC-400タイムスタンプ・ジェネレーター
25.4.3. システム・トレース・マクロセル
25.4.4. トレースファネル
25.4.5. CoreSightのトレース・メモリー・コントローラー
25.4.6. AMBAトレース・バス・レプリケーター
25.4.7. トレース・ポート・インターフェイス・ユニット
25.4.8. NoCトレースポート
25.4.9. エンベデッド・クロス・トリガー・システム
25.4.10. エンベデッド・トレース・マクロセル
25.4.11. HPSのデバッグAPBインターフェイス
25.4.12. FPGAインターフェイス
25.4.13. デバッグクロック
25.4.14. デバッグのリセット
インテルのみ表示可能 — GUID: equ1481130632594
Ixiasoft
21.3. UARTコントローラーの信号の説明
信号名 | 幅 | 方向 | 説明 | 入力のデフォルト値 | 推奨されるタイオフ |
---|---|---|---|---|---|
UART<1:0>_RX | 1 | 入力 | シリアル入力 | 1'b1 | プルアップ |
UART<1:0>_TX | 1 | 出力 | シリアル出力 | — | プルアップ |
UART<1:0>_CTS | 1 | 入力 | 送信可。この信号がアクティブな場合、フロー制御ではUART_TXDが許可されます。 | 1'b0 | プルダウン |
UART<1:0>_RTS | 1 | 出力 | 送信要求 | — | — |
信号名 | 幅 | 方向 | 説明 | 入力のデフォルト値 | 推奨されるタイオフ |
---|---|---|---|---|---|
uart<1:0>_rx | 1 | 入力 | シリアル入力 | 1'b1 | プルアップ |
uart<1:0>_tx | 1 | 出力 | シリアル出力 | — | プルアップ |
uart<1:0>_cts_n | 1 | 入力 | 送信可。この信号がアクティブな場合、フロー制御ではUART_TXDが許可されます。 | 1'b0 - アクティブに設定 | プルダウン |
uart<1:0>_rts_n | 1 | 出力 | 送信要求 | — | — |
uart<1:0>_dsr_n | 1 | 入力 | データ・セット・レディー。相手側のデバイスは通信する準備ができています。 | 1'b0 - アクティブに設定 | プルダウン |
uart<1:0>_dcd_n | 1 | 入力 | データキャリア検出。 「モデム」は、キャリアが検出された別の「モデム」に接続されています。 | 1'b0 - アクティブに設定 | プルダウン |
uart<1:0>_ri_n | 1 | 入力 | リング・インジケーター。これは、電話が着信していることを示します。 | 1'b1 - 非アクティブに設定 | プルアップ |
uart<1:0>_dtr | 1 | 出力 | データ端末レディー | — | — |
uart<1:0>_out1_n | 1 | 出力 | ユーザー定義の出力1 | — | — |
uart<1:0>_out2_n | 1 | 出力 | ユーザー定義の出力2 | — | — |
s2f_uart<1:0>_irq | 1 | 出力 | 割り込み | — | — |