インテル® Agilex™ ハード・プロセッサー・システムのテクニカル・リファレンス・マニュアル

ID 683567
日付 1/19/2023
Public
ドキュメント目次

10.4.2.1. RAMおよびECCメモリーの構成例

DMAは、バイトで書き込み可能なメモリー構成をもち、データの各バイトに5ビットのECCが必要です。

次の2つの表は、64ビットのデータサイズのバイトで書き込み可能なメモリーと、5ビットのECCデータのメモリー構成を示しています。

表 88.  64ビットのデータサイズのバイトで書き込み可能なメモリーの構成
アドレス RAMのビット
[63:56] [55:48] [47:40] [39:32] [31:24] [23:16] [15:8] [7:0]
0x0 data[7] data[6] data[5] data[4] data[3] data[2] data[1] data[0]
0x8 data[15] data[14] data[13] data[12] data[11] data[10] data[9] data[8]
表 89.  5ビットのECCデータのメモリー構成
アドレス ECCメモリーのビット
[31:29] [28:24] [23:21] [20:16] [15:13] [12:8] [7:5] [4:0]
0x0 0x0 ecc_data[3] 0x0 ecc_data[2] 0x0 ecc_data[1] 0x0 ecc_data[0]
0x4 0x0 ecc_data[7] 0x0 ecc_data[6] 0x0 ecc_data[5] 0x0 ecc_data[4]
0x8 0x0 ecc_data[11] 0x0 ecc_data[10] 0x0 ecc_data[9] 0x0 ecc_data[8]
0xC 0x0 ecc_data[15] 0x0 ecc_data[14] 0x0 ecc_data[13] 0x0 ecc_data[12]