インテル® Agilex™ ハード・プロセッサー・システムのテクニカル・リファレンス・マニュアル

ID 683567
日付 1/19/2023
Public
ドキュメント目次

25.4.12.1. DAP

DAPは、システムのAPBポートを使用してFPGAに接続します。

表 218.  DAP次の表では、DAPとFPGA間の信号について説明します。
信号 説明
h2f_dbg_apb_PADDR PADDRの場合におけるシステムのAPBポートへのアドレスバス
h2f_dbg_apb_PADDR31 PADDR31の場合におけるシステムのAPBポートへのアドレスバス
h2f_dbg_apb_PENABLE システムのAPBポートからのイネーブル信号
h2f_dbg_apb_PRDATA[32] 32ビットのシステムAPBポート読み出しデータバス
h2f_dbg_apb_PREADY システムのAPBポートへのレディー信号
h2f_dbg_apb_PSEL システムのAPBポートからのセレクト信号
h2f_dbg_apb_PSLVERR システムのAPBポートへのエラー信号
h2f_dbg_apb_PWDATA[32] 32ビットのシステムAPBポート書き込みデータバス
h2f_dbg_apb_PWRITE システムのAPBポートへの読み出しまたは書き込みを選択します
  • 0 - DAPからのシステムAPBポート読み出し
  • 1 - DAPへのシステムAPBポート書き込み