インテル® Agilex™ ハード・プロセッサー・システムのテクニカル・リファレンス・マニュアル

ID 683567
日付 1/19/2023
Public
ドキュメント目次

17.4.3.1. MDIOインターフェイス

MDIOインターフェイス信号は、サポートされているすべてのモードにおいてl4_mp_clkに同期しています。

注: MDIOインターフェイス信号は、FPGAとHPS I/Oの両方にルーティングすることができます。
表 166.  MDIOインターフェイス (FPGA I/Oにルーティング)
信号名 方向 説明 入力のデフォルト値 推奨されるタイオフ
emac<2:0>_gmii_mdi_i 1 入力 管理データ入力です。PHYでこの信号を生成し、読み出し動作時にレジスターデータを転送します。この信号は、gmii_mdc_oクロックと同期して駆動されます。 1'b1 プルアップ
emac<2:0>_gmii_mdo_o 1 出力 管理データ出力です。EMACはこの信号を使用し、コントロールおよびデータ情報をPHYに転送します。
emac<2:0>_gmii_mdo_o_e 1 出力 管理データ出力イネーブルです。この信号は、有効なデータがgmii_mdo_o信号で駆動される際にかならずアサートされます。また、gmii_mdo_oファブリック I/Oトライステート出力バッファーのトライステート制御として使用することができます。この信号のアクティブ状態はHighです。
emac<2:0>_gmii_mdc_o 1 出力 管理データクロックです。EMACは、この周期クロックを介してMIIのgmii_mdi_i信号およびgmii_mdo_o信号のタイミング基準を提供します。このクロックの最大周波数は2.5MHzです。このクロックは、クロック分周器を介してアプリケーション・クロックから生成されます。