インテル® Agilex™ ハード・プロセッサー・システムのテクニカル・リファレンス・マニュアル

ID 683567
日付 1/19/2023
Public
ドキュメント目次

19.3.1. HPS I/Oとのインターフェイス

HPS I/Oでは、2セットのSPIマスターピンと2セットのSPIスレーブピンを使用することができます。ピンの名称を以下に示します。

表 196.   ストラクチャードASIC SPIマスターの信号 (HPS I/Oにルーティング)
信号名 方向 説明 入力のデフォルト値 推奨されるタイオフ
SPIM<1:0>_CLK 1 出力 SPIマスターからのシリアルクロック出力 プルアップ
SPIM<1:0>_MOSI 1 出力 SPIマスターの送信データライン
SPIM<1:0>_MISO 1 入力 SPIマスターの受信データライン 1'b1 プルアップ
SPIM<1:0>_SS0_N 1 出力 Slave Select 0: SPIマスターからのスレーブ選択信号 プルアップ
SPIM<1:0>_SS1_N 1 出力 Slave Select 1: SPIマスターからのスレーブ選択信号 プルアップ
表 197.   ストラクチャードASIC SPIスレーブの信号 (HPS I/Oにルーティング)
信号名 方向 説明 入力のデフォルト値 推奨されるタイオフ
SPIS<1:0>_CLK 1 入力 SPIスレーブへのシリアルクロック入力 1'b1 プルアップ
SPIS<1:0>_MOSI 1 入力 SPIスレーブの受信データライン 1'b1 プルアップ
SPIS<1:0>_MISO 1 出力 SPIスレーブの送信データライン
SPIS<1:0>_SS0_N 1 入力 SPIスレーブへのスレーブ選択入力 1'b1 プルアップ