外部メモリー・インターフェイス・インテル® Stratix® 10 FPGA IPユーザーガイド

ID 683741
日付 9/30/2019
Public
ドキュメント目次

2.2. インテル® Stratix® 10 EMIF IPのデザイン・チェックリスト

以下の簡易的な一覧をチェックリストとして使用し、EMIFデザインフローの各段階における情報を確認します。

表 2.  EMIFのデザイン・チェックリスト
デザインにおける段階 説明 リソース
FPGAの選択 すべてのインテルFPGAが、すべてのメモリータイプとコンフィグレーションをサポートしているわけではありません。FPGAの選択には、右記のリソースを参照ください。
IPのパラメーター化 的確なIPのパラメーター化は、EMIF IPを適切に運用するために重要です。これらのリソースは、IP生成時におけるメモリーのパラメーターを定義します。
初期のIPおよびデザイン例の生成 EMIF IPのパラメーター化を行うと、オプションでデザイン例とともにIPを生成することができます。この内容の詳細については、クイックスタート・ガイドを参照ください。
機能のシミュレーションの実行 EMIFデザインのシミュレーションは、適切なオペレーションの決定に役立ちます。これらのリソースは、シミュレーションの実行方法、およびシミュレーションとハードウェア実装における違いについて説明しています。
ピンの割り当ての作成 ピン配置のガイダンスについては、これらのリソースを参照してください。
ボード・シミュレーションの実行 ボードのシミュレーションは、シグナル・インテグリティー、ドライブ強度、および十分なタイミングマージンとアイ開口の最適な設定を決定するのに役立ちます。ボード・シミュレーションのガイダンスについては、これらのリソースを参照してください。
IPのボード・パラメーターの更新 ボードのシミュレーションは、シグナル・インテグリティー、ドライブ強度、および十分なタイミングマージンとアイ開口の最適な設定を決定するために重要です。ボード・シミュレーションのガイダンスについては、記載されているリソースを参照してください。
タイミング・クロージャーの検証 コンパイル、システムレベルのタイミング・クロージャー、およびタイミングレポートに関する情報については、このユーザーガイドの「タイミング・クロージャー」の章を参照してください。
ハードウェアでのデザインの実行 FPGAのプログラム方法については、このユーザーガイドのクイックスタート・ガイドの章を参照ください。
これまでの段階における問題のデバッグ オペレーション上の問題は一般的に、インターフェイスのコンフィグレーション、ピンおよびリソースのプランニング、シグナル・インテグリティー、またはタイミングのいずれかに起因する可能性があります。記載されているリソースには、ハードウェアの問題の診断に役立つ一般的なデバッグ手順と利用可能なツールに関する情報が含まれています。