外部メモリー・インターフェイス・インテル® Stratix® 10 FPGA IPユーザーガイド

ID 683741
日付 9/30/2019
Public
ドキュメント目次

4.1.3.15. QDR II/II+/II+ Xtremeのcal_debug_clk

ユーザー・キャリブレーション・デバッグ・クロック・インターフェイスです。

表 98.  インターフェイス: cal_debug_clkインターフェイスの種類: クロック入力
ポート名 方向 説明
cal_debug_clk 入力 ユーザー・クロック・ドメインです。