外部メモリー・インターフェイス・インテル® Stratix® 10 FPGA IPユーザーガイド

ID 683741
日付 9/30/2019
Public
ドキュメント目次

6.4.5.3. インテル® Stratix® 10デバイスでのパッケージスキュー調整に関する推奨事項

次の表に、 インテル® Stratix® 10デバイスでのスキュー調整に関する推奨事項を示します。

動作周波数が高くなると、パッケージのスキュー調整を実行することがより重要になります。表に記載されている周波数は、パッケージのスキュー調整を実行する必要がある最小周波数です。

記載されているプロトコルを指定されている周波数以上で使用する場合は、パッケージのスキュー調整を実行する必要があります。

プロトコル パッケージのスキュー調整が必要な最小周波数 (MHz)
シングルランク デュアルランク クアッドランク
DDR4 933 800 667
DDR3 933 800 667
QDR IV 933 適用されません 適用されません
RLDRAM 3 933 667 適用されません
QDR II、II+、II+ Xtreme 不要 適用されません 適用されません