外部メモリー・インターフェイス・インテル® Stratix® 10 FPGA IPユーザーガイド

ID 683741
日付 9/30/2019
Public
ドキュメント目次

7.3.3.2. コマンドおよびアドレス信号

SDRAMデバイスのコマンドおよびアドレス信号は、CKまたはCK#信号を使用してメモリーデバイスに入力されます。これらのピンは、1つのクロックエッジのみを使用してシングル・データ・レート (SDR) で動作します。 アドレスピンの数は、SDRAMデバイスの容量によって異なります。アドレスピンは多重化されているため、行、列、およびバンクアドレスを送信するには2クロックサイクルが必要です。

DDR3の場合、CS#RAS#CAS#WE#CKE、およびODTピンは、SDRAMのコマンドと制御ピンです。DDR3 SDRAMの場合、RDIMM、LRDIMMなどの特定のトポロジーには、RESET#PAR (1.5V LVCMOS I/O Standard)、およびALERT# (SSTL-15 I/O Standard) が含まれます。

DDR4は基本的に他のSDRAMと同様に動作しますが、RAS#CAS#WE#専用のピンはありません。これらはより上位のアドレスピンと共有されています。DDR4はDDR3と同様に、CS#CKEODTRESET#ピンを備えます。DDR4にはほかにも、ACT# (アクティブ化) ピン、BG (バンクグループ) ピンなどのいくつかのピンが導入されています。メモリーの形式および有効になっている機能に応じて、PAR (アドレス・コマンド・パリティー) ピンおよびALERT# ピン (1.2V I/O Standard) もまた、DDR4に存在する場合があります。