外部メモリー・インターフェイス・インテル® Stratix® 10 FPGA IPユーザーガイド

ID 683741
日付 9/30/2019
Public
ドキュメント目次

3.7. ハード・プロセッサー・サブシステムに向けての インテル® Stratix® 10 EMIF

インテル® Stratix® 10 EMIF IPは、 インテル® Stratix® 10ハード・プロセッサー・サブシステム (HPS) を有効にし、外部DRAMメモリーデバイスにアクセスすることができます。

インテル® Stratix® 10 HPSと インテル® Stratix® 10 EMIF IP間の接続を有効にするには、HPS IP コアに向けた インテル® Stratix® 10外部メモリー・インターフェイスのインスタンスを作成およびコンフィグレーション後、プラットフォーム・デザイナーを使用してそれをシステムの インテル® Stratix® 10ハード・プロセッサー・サブシステムに接続します。

サポートされるモード

インテル® Stratix® 10ハード・プロセッサー・サブシステムは、次の外部メモリーのコンフィグレーションと互換性があります。

表 10.   インテル® Stratix® 10ハード・プロセッサー・サブシステムの互換性
プロトコル DDR3、DDR4
最大メモリークロック周波数

DDR3: 933 MHz

DDR4: 1200 MHz

コンフィグレーション ハード・メモリー・コントローラーを備えるハードPHY
PHYおよびハード・メモリー・コントローラーのクロックレート ハーフレート
データ幅 (ECCがない場合) 16ビット、32ビット、64ビット
データ幅 (ECCがある場合) 24ビット、40ビット、72ビット
グループごとのDQ幅 ×8
アドレス/コマンドのI/Oレーンの最大数 3
メモリー形式 ディスクリート、UDIMM、SODIMM、RDIMM
ランクまたはCS#の幅 最大2
注: デバイスのコンフィグレーションを開始する前に、外部メモリー・インターフェイス・コアにフリーランニングで安定したリファレンス・クロック・ソースを提供する必要があります。