外部メモリー・インターフェイス・インテル® Stratix® 10 FPGA IPユーザーガイド

ID 683741
日付 9/30/2019
Public
ドキュメント目次

4.4.4. caltiming0

アドレス=31 (32ビット)

フィールド ビットHigh ビットLow 説明 アクセス
cfg_t_param_act_to_rdwr 5 0 アクティブ化コマンドと読み出しまたは書き込みコマンド間のタイミング。 読み出し
cfg_t_param_act_to_pch 11 6 アクティブからプリチャージ。 読み出し
cfg_t_param_act_to_act 17 12 同じバンクにおけるアクティブからアクティブ化のタイミング。 読み出し
cfg_t_param_act_to_act_diff_bank 23 18 DDR4の同じバンクグループにおける異なるバンクのアクティブからアクティブ化のタイミング。 読み出し
cfg_t_param_act_to_act_diff_bg 29 24 異なるバンクグループにおけるアクティブからアクティブ化のタイミング (DDR4のみ)。 読み出し