外部メモリー・インターフェイス・インテル® Stratix® 10 FPGA IPユーザーガイド

ID 683741
日付 9/30/2019
Public
ドキュメント目次

4.1.4.23. QDR-IVのclks_sharing_slave_in

スレーブ入力インターフェイスを共有するコアクロックです。

表 130.  インターフェイス: clks_sharing_slave_inインターフェイスの種類: コンジット
ポート名 方向 説明
clks_sharing_slave_in 入力 このポートは、マスターを共有するコアクロックに接続する必要があります。