外部メモリー・インターフェイス・インテル® Stratix® 10 FPGA IPユーザーガイド

ID 683741
日付 9/30/2019
Public
ドキュメント目次

6.4.4.4. 間隔に関するガイドライン

この項では、さまざまな信号トレースのボードトレース間の最小間隔に関する推奨事項を提供します。

DQ、DQS、DMトレースの間隔に関するガイドライン

これらのトレースのエッジ間に最低3Hの間隔 (エアギャップ) を維持します。このHは、その特定のトレースの最も近いリターンパスまでの垂直距離です。

アドレス、コマンド、制御トレースの間隔に関するガイドライン

これらのトレースのエッジ間に最低3Hの間隔 (エアギャップ) を維持します。このHは、その特定のトレースの最も近いリターンパスまでの垂直距離です。



クロックトレースの間隔に関するガイドライン

2つのクロックペア間、またはクロックペアとほかのメモリー・インターフェイス・トレース間に最低5Hの間隔を維持します。このHは、その特定のトレースの最も近いリターンパスまでの垂直距離です。