外部メモリー・インターフェイス・インテル® Stratix® 10 FPGA IPユーザーガイド

ID 683741
日付 9/30/2019
Public
ドキュメント目次

12.4.2. レイテンシー

次のレイテンシー・データは、 インテル® Stratix® 10 EMIF IPでサポートされるすべてのメモリープロトコルに適用されます。

表 341.  フルレートのメモリー・クロック・サイクルのレイテンシー
レート1 コントローラーのアドレスとコマンド PHYのアドレスとコマンド メモリーの読み出しレイテンシー2 PHYの読み出しデータ戻り コントローラーの読み出しデータ戻り 往復 メモリーなしの往復
ハーフ: 書き込み 12 2 3-23
ハーフ: 読み出し 8 2 3-23 6 8 27-47 24
クォーター: 書き込み 14 2 3-23
クォーター: 読み出し 10 2 3-23 6 14 35-55 32
ハーフ: 書き込み (ECC) 14 2 3-23
ハーフ: 読み出し (ECC) 12 2 3-23 6 8 31-51 28
クォーター: 書き込み (ECC) 14 2 3-23
クォーター: 読み出し (ECC) 12 2 3-23 6 14 37-57 34
  1. ユーザー・インターフェイスのレートです。コントローラーは常にハーフレートで動作します。
  2. DDR3、DDR4の最小および最大の読み出しレイテンシー範囲です。