外部メモリー・インターフェイス・インテル® Stratix® 10 FPGA IPユーザーガイド

ID 683741
日付 9/30/2019
Public
ドキュメント目次

4.4.5. caltiming1

アドレス=32 (32ビット)

フィールド ビットHigh ビットLow 説明 アクセス
cfg_t_param_rd_to_rd 5 0 同じバンクにおける2つの読み出しコマンド間のタイミング。 読み出し
cfg_t_param_rd_to_rd_diff_chip 11 6 異なるチップの2つの読み出しコマンド間のタイミング。 読み出し
cfg_t_param_rd_to_rd_diff_bg 17 12 異なるチップの2つの読み出しコマンド間のタイミング。 読み出し
cfg_t_param_rd_to_wr 23 18 同じバンクにおける書き込みコマンドから読み出しコマンド間のタイミング。 読み出し
cfg_t_param_rd_to_wr_diff_chip 29 24 異なるチップの読み出しコマンドから書き込みコマンド間のタイミング。 読み出し