外部メモリー・インターフェイス・インテル® Stratix® 10 FPGA IPユーザーガイド

ID 683741
日付 9/30/2019
Public
ドキュメント目次

4.1.1.18. DDR3のemif_usr_reset_n_sec

ユーザー・クロック・ドメインのリセット・インターフェイスです (ピンポン・コンフィグレーションの二次インターフェイス用)。

表 29.  インターフェイス: emif_usr_reset_n_secインターフェイスの種類: リセット出力
ポート名 方向 説明
emif_usr_reset_n_sec 出力 ユーザー・クロック・ドメインのリセットです。非同期のアサートと同期のディアサートです。ピンポン・コンフィグレーションの二次インターフェイスを対象としています。