外部メモリー・インターフェイス・インテル® Stratix® 10 FPGA IPユーザーガイド

ID 683741
日付 9/30/2019
Public
ドキュメント目次

12.4.3. キャリブレーション

キャリブレーションに必要な時間は、インターフェイス幅、ランク数、周波数、ボードレイアウト、キャリブレーションの複雑さなど、多くの要因に依存します。

次の表は、さまざまなプロトコルおよびコンフィグレーションにおける一般的なキャリブレーション時間の概算を示しています。

表 342.   インテル® Stratix® 10 EMIF IPのキャリブレーション時間の概算
プロトコル ランクおよび周波数 一般的なキャリブレーション時間
DDR3、x64 UDIMM、DQS x8、DMあり 1ランク、933 MHz 102 ms
1ランク、800 MHz 106 ms
2ランク、933 MHz 198 ms
2ランク、800 MHz 206 ms
DDR4、x64 UDIMM、DQS x8、DBIあり 1ランク、1067 MHz 314 ms
1ランク、800 MHz 353 ms
2ランク、1067 MHz 625 ms
2ランク、800 MHz 727 ms
RLDRAM 3、x36 1200 MHz 2808 ms
1067 MHz 2825 ms
1200 MHz、DMあり 2818 ms
1067 MHz、DMあり 2833 ms
QDR II、x36、BWSあり 333 MHz 616 ms
633 MHz 833 ms
QDR-IV、x36、BWSあり 1067 MHz 1563 ms
1067 MHz、DBIあり 1556 ms