外部メモリー・インターフェイス・インテル® Stratix® 10 FPGA IPユーザーガイド

ID 683741
日付 9/30/2019
Public
ドキュメント目次

4.4. インテル® Stratix® 10のメモリー・マップド・レジスター (MMR) 一覧

MMRレジスターに対して読み出しおよび書き込みを行うアドレスバスは10ビット幅であり、読み出しおよび書き込みデータバスは32ビットにコンフィグレーションされます。次の表のビット・レジスター・リンクの列は、32ビットのバス内の読み出しデータ幅のマッピングを提供します。読み出しおよび書き込みは、かならず32ビット幅のバスを使用して実行されます。

レジスターの概要

レジスター アドレス32ビットバス ビット・レジスター・リンク
ctrlcfg0 10 32
ctrlcfg1 11 32
dramtiming0 20 32
caltiming0 31 32
caltiming1 32 32
caltiming2 33 32
caltiming3 34 32
caltiming4 35 32
caltiming9 40 32
dramaddrw 42 32
sideband0 43 32
sideband1 44 32
sideband4 47 32
sideband6 49 32
sideband7 50 32
sideband9 52 32
sideband11 54 32
sideband12 55 32
sideband13 56 32
sideband14 57 32
dramsts 59 32
niosreserve0 68 32
niosreserve1 69 32
sideband16 79 32
ecc3 130 32
ecc4 144 32
ecc5 145 32
ecc6 146 32
ecc7 147 32
ecc8 148 32
注: アドレスは10進数の形式です。