外部メモリー・インターフェイス・インテル® Stratix® 10 FPGA IPユーザーガイド

ID 683741
日付 9/30/2019
Public
ドキュメント目次

4.4.6. caltiming2

アドレス=33 (32ビット)

フィールド ビットHigh ビットLow 説明 アクセス
cfg_t_param_rd_to_wr_diff_bg 5 0 異なるバンクグループでの読み出しコマンドから書き込みコマンドのタイミング。 読み出し
cfg_t_param_rd_to_pch 11 6 読み出しコマンドからプリチャージ・コマンドのタイミング。 読み出し
cfg_t_param_rd_ap_to_valid 17 12 オートプリチャージをともなう読み出しコマンドから有効データのタイミング。 読み出し
cfg_t_param_wr_to_wr 23 18 同じバンクにおける2つの書き込みコマンド間のタイミング。 読み出し
cfg_t_param_wr_to_wr_diff_chip 29 24 異なるチップの2つの書き込みコマンド間のタイミング。 読み出し