外部メモリー・インターフェイス・インテル® Stratix® 10 FPGA IPユーザーガイド

ID 683741
日付 9/30/2019
Public
ドキュメント目次

4.2.1. AFIのクロックおよびリセット信号

AFIインターフェイスは、クロック信号 (最大2つ) と、非同期のリセット信号を提供します。
表 160.  クロックおよびリセット信号

信号名

方向

説明

afi_clk

出力

1

AFIバスで受け渡されるデータがすべて同期されているクロックです。一般的にこのクロックは、このクロックの周波数とメモリー・デバイス・クロックの周波数の比率に応じて、フルレート、ハーフレート、またはクォーターレートと呼ばれます。

afi_half_clk

出力

1

afi_clkの半分の速度で動作するクロック信号です。コントローラーは、ハーフレートのブリッジ機能が使用されている際にこの信号を使用します。この信号はオプションです。

afi_reset_n

出力

1

非同期のリセット出力信号です。この信号は、この信号を使用するクロックドメインに同期させる必要があります。