外部メモリー・インターフェイス・インテル® Stratix® 10 FPGA IPユーザーガイド

ID 683741
日付 9/30/2019
Public
ドキュメント目次

4.1.2.19. DDR4のemif_usr_clk_sec

ユーザー・クロック・インターフェイスです (ピンポン・コンフィグレーションの二次インターフェイス用)。

表 66.  インターフェイス: emif_usr_clk_secインターフェイス: クロック出力
ポート名 方向 説明
emif_usr_clk_sec 出力 ユーザー・クロック・ドメインです。ピンポン・コンフィグレーションの二次インターフェイスを対象としています。