外部メモリー・インターフェイス・インテル® Stratix® 10 FPGA IPユーザーガイド

ID 683741
日付 9/30/2019
Public
ドキュメント目次

4.1.3. QDR II/II+/II+ XtremeにおけるインテルStratix 10 EMIF IPインターフェイス

インテルStratix 10外部メモリー・インターフェイスIPのインターフェイスにはそれぞれ信号があり、それらはQsysで接続することができます。次の表に、QDR II/II+/II+ Xtremeのインターフェイスと対応するインターフェイスの種類を示します。

表 83.  QDR II/II+/II+ Xtremeのインターフェイス
インターフェイス名 インターフェイスの種類 説明
local_reset_req コンジット ローカルリセット要求で、local_reset_combinerからの出力信号
local_reset_status コンジット ローカル・リセット・ステータスで、local_reset_combinerへの入力信号
pll_ref_clk クロック入力 PLLリファレンス・クロック入力
pll_locked コンジット PLLロック信号
pll_extra_clk_0 クロック出力 追加コアクロック0
pll_extra_clk_1 クロック出力 追加コアクロック1
pll_extra_clk_2 クロック出力 追加コアクロック2
pll_extra_clk_3 クロック出力 追加コアクロック3
oct コンジット オンチップ終端 (OCT) インターフェイス
mem コンジット FPGAと外部メモリー間のインターフェイス
status コンジット PHYキャリブレーション・ステータス・インターフェイス
emif_usr_reset_n リセット出力 ユーザー・クロック・ドメイン・リセット・インターフェイス
emif_usr_clk クロック出力 ユーザー・クロック・インターフェイス
cal_debug_reset_n リセット入力 ユーザー・キャリブレーション・デバッグ・クロック・ドメイン・リセット・インターフェイス
cal_debug_clk クロック入力 ユーザー・キャリブレーション・デバッグ・クロック・インターフェイス
cal_debug_out_reset_n リセット出力 ユーザー・キャリブレーション・デバッグ・クロック・ドメイン・リセット・インターフェイス
cal_debug_out_clk クロック出力 ユーザー・キャリブレーション・デバッグ・クロック・インターフェイス
clks_sharing_master_out コンジット マスター・インターフェイスを共有するコアクロック
clks_sharing_slave_in コンジット スレーブ入力インターフェイスを共有するコアクロック
clks_sharing_slave_out コンジット スレーブ出力インターフェイスを共有するコアクロック
ctrl_amm Avalonメモリーマップド・スレーブ コントローラーのAvalonメモリーマップド・インターフェイス
cal_debug Avalonメモリーマップド・スレーブ キャリブレーション・デバッグ・インターフェイス
cal_debug_out Avalonメモリーマップド・マスター キャリブレーション・デバッグ・インターフェイス