外部メモリー・インターフェイス・インテル® Stratix® 10 FPGA IPユーザーガイド

ID 683741
日付 9/30/2019
Public
ドキュメント目次

8.2.1. QDRII、QDRII+、QDRII+ Xtremeにおけるボード・スキュー・パラメーターの計算式

表 276.  ボード・スキュー・パラメーターの計算式
パラメーター 説明および計算式
Maximum system skew within address/command bus
アドレスおよびコマンド信号における最大スキューです。ボードとパッケージのスキューを合わせて入力します。
Average delay difference between address/command and K アドレスおよびコマンド信号とK信号間の平均遅延差です。最長および最小のアドレス/コマンド信号の遅延を平均した値からKの遅延を引いて計算されます。正の値はアドレスおよびコマンド信号がK信号よりも長いことを表し、負の値はアドレスおよびコマンド信号がK信号よりも短いことを表します。Quartus Prime開発ソフトウェアはこのスキューを使用してアドレスおよびコマンド信号の遅延を最適化し、適切なセットアップおよびホールドマージンを確保します。
上記式において、nはKクロックの数です。
Maximum board skew within Q group Qグループ内のすべてのQピンにおける最大スキューです。ボードスキューのみを入力します。パッケージスキューはメモリー・インターフェイスのコンフィグレーションに基づいて自動的に計算され、この値に追加されます。この値は読み出しキャプチャーおよび書き込みマージンに影響します。
上記式において、gはQグループの数です。
Maximum board skew within D group

Dグループ内のすべてのDピンおよびBWS#ピンにおける最大スキューです。ボードスキューのみを入力します。パッケージスキューはメモリー・インターフェイスのコンフィグレーションに基づいて自動的に計算され、この値に追加されます。この値は読み出しキャプチャーおよび書き込みマージンに影響します。

上記式において、gはDグループの数です。
Maximum K delay to device
上記式において、nはKクロックの数です。