外部メモリー・インターフェイス・インテル® Stratix® 10 FPGA IPユーザーガイド

ID 683741
日付 9/30/2019
Public
ドキュメント目次

13.7.1.5. レポート

ツールキットは、外部メモリー・インターフェイスにおける接続の概要、キャリブレーション、マージンのレポートなどのさまざまなレポートを生成できます。 接続に対してサポートされているタイプのレポートを生成するには、その接続のタスクフォルダーで関連するタスクを実行します。

概要に関するレポート

Summary Reportは、メモリー・インターフェイスの概要を提供します。これは次の内容で構成されます。

  • Summaryの表: キャリブレーション結果の概要を提供します。この表には、接続、IPバージョン、IPプロトコル、およびキャリブレーション・エラーを含む基本的なキャリブレーション結果に関する詳細が記されます。この表にはまた、推定される平均読み出しおよび書き込みデータ有効ウィンドウ、およびキャリブレーションされた読み出しおよび書き込みレイテンシーが示されます。
  • Interface Detailsの表: メモリーIPのパラメーター化に関する詳細を提供します。この表により、使用中のパラメーターが使用中の実際のメモリーデバイスと一致することを確認できます。
  • Ranks Masked from Calibrationの表 (DDR3のみ): キャリブレーション時にキャリブレーションによってマスクされたランクを一覧にします。マスクされたランクは、キャリブレーション中に無視されます。

キャリブレーション・レポート

Calibration Reportでは、キャリブレーション中に観察されたマージンに関する詳細情報と、キャリブレーション中にメモリー・インターフェイスに適用された設定を提供します。これは次の内容で構成されます。

  • Calibration Status Per Groupの表: グループごとの合格/失敗ステータスを示します。
  • DQ Pin Margins Observed During Calibrationの表: DQの読み出しまたは書き込みマージンと、キャリブレーションされた遅延設定を一覧にします。これらは、キャリブレーション・データ・パターンに基づくキャリブレーション後の予想マージンです。この表にはまた、該当する場合にDM/DBIのマージンが含まれます。
  • DQS Pin Margins Observed During Calibrationの表: キャリブレーション中に観察されたDQSマージンを一覧にします。
  • FIFO Settingsの表: キャリブレーション中に行われたVFIFOとLFIFOの設定を示します。
  • Latency Observed During Calibrationの表: キャリブレーションされた読み出しまたは書き込みレイテンシーを表示します。
  • Address/Command Margins Observed During Calibrationの表: キャリブレーションされたA/Cピンのマージンを一覧表示します。これは、アドレス/コマンドのキャリブレーションをサポートするプトロコルに適用されます。