外部メモリー・インターフェイス・インテル® Stratix® 10 FPGA IPユーザーガイド

ID 683741
日付 9/30/2019
Public
ドキュメント目次

8.4. QDR II/II+/II+ Xtremeにおけるボード・デザイン・ガイドライン

以降の項では、システムのシグナル・インテグリティーの向上に向けたガイドライン、およびQDR II、QDR II+、QDR II+ Xtreme SRAMインターフェイスをシステムに正しく実装するためのレイアウト・ガイドラインを提供します。
注: 以降の項では特に記載のない限り、QDR II SRAMは、QDR II、QDR II+、QDR II+ Xtreme SRAMを意味します。

以降の項では、以下のシグナル・インテグリティーに影響を与える主な要因について説明します。

  • I/O Standard
  • QDR II SRAMのコンフィグレーション
  • 信号終端
  • プリント基板 (PCB) のレイアウト・ガイドライン

I/O Standard

QDR II SRAMインターフェイス信号は、以下の JEDEC* I/O信号規格のいずれかを使用します。

  • HSTL-15—低消費電力と低放出の利点を提供します。
  • HSTL-18—強化されたノイズ耐性を、出力電圧振幅の増加をわずかにおさえて提供します。