インテル® Arria® 10 コア・ファブリックおよび汎用 I/O ハンドブック

ID 683461
日付 6/21/2017
Public
ドキュメント目次

2.3. エンベデッド・メモリーの機能

表 5.   Arria® 10デバイスにおけるメモリー機能次の表は、エンベデッド・メモリー・ブロックでサポートされる機能を示しています。
機能 M20K MLAB
最大動作周波数

730 MHz

700 MHz

トータル RAM ビット数 ( パリティービットを含む )

20,480

640

パリティービット 可能
バイトイネーブル 可能 可能
パックモード 可能
アドレス・クロック・イネーブル 可能
シンプル・デュアルポートのデータ幅混合 可能
トゥルー・デュアルポートのデータ幅混合 可能
FIFO バッファーのデータ幅混合 可能
メモリー初期化ファイル (.mif) 可能 可能
混合クロックモード 可能 可能
完全同期メモリー 可能 可能
非同期メモリー フロースルー読み取りメモリー動作専用
パワーアップ・ステート

出力ポートはクリアーされます

  • 登録済みの出力ポート—クリアー
  • 未登録の出力ポート—メモリー内容の読み取り
非同期クリアー 出力レジスターと出力ラッチ 出力レジスターと出力ラッチ
書き込み / 読み取り動作のトリガー 立ち上がりクロックエッジ 立ち上がりクロックエッジ
同一ポートの Read-During-Write

出力ポートは "new data" または "don't care" に設定されます。

出力ポートは "don't care" に設定されます。

混合ポートの Read-During-Write 出力ポートは "old data" または "don't care" に設定されます。 出力ポートは "old data"、"new data"、"don't care"、または "constrained don't care" に設定されます。
ECC サポート

Quartus® Primeソフトウェアを使用してソフト IP をサポートします。

x32 ビット幅シンプル・デュアルポート・モードのビルトインサポートを有します。

Quartus® Primeソフトウェアを使用してソフト IP をサポートします。