インテル® Arria® 10 コア・ファブリックおよび汎用 I/O ハンドブック

ID 683461
日付 6/21/2017
Public
ドキュメント目次

6.5.2. ECC シングルおよびデュアルランク付き DDR3 x72 の Arria® 10 パッケージサポート

ECC (64 ビット・データ + 8 ビット ECC) シングルランクおよびデュアルランク付き DDR3 x72 インターフェイスを 1 つサポートするには、3 つのI/Oバンクを必要とします。

表 76.  各デバイスパッケージでサポートされる ECC シングルランクおよびデュアルランク付き DDR3 x72 インターフェイスの数 (HPS インスタンスなし )
注: いくつかのデバイスパッケージの場合、また、外部メモリー・インターフェイスのための3 V I/Oバンクを使用することができます。しかし、最大のメモリー・インターフェイス・クロック周波数は533 MHzでキャップされます。高いメモリークロック周波数を使用するには、外部メモリー・インターフェイスから3 V I/Oバンクを除外します。
製品ライン パッケージ
U19 F27 F29 F34 F35 NF40 KF40 RF40 NF45 SF45 UF45
GX 160 114 1 14 114
GX 220 114 114 114
GX 270 114 214 214 214
GX 320 114 214 214 214
GX 480 214 314 214
GX 570 314 214 314 3
GX 660 314 214 314 3
GX 900 3 3 0 4 3 2
GX 1150 3 3 0 4 3 2
GT 900 3
GT 1150 3
SX 160 114 15 114 15 114 15
SX 220 114 15 114 15 114 15
SX 270 114 15 214 15 214 15 214 15
SX 320 114 15 214 15 214 15 214 15
SX 480 214 15 314 15 214 15
SX 570 314 15 214 15 314 15 3 15
SX 660 314 15 14 214 15 314 15 3 15
表 77.  各デバイスパッケージ でサポートされる ECC シングルおよびデュアルランク付き DDR3 x72 インターフェイス数 (HPS インスタンスあり )この表で示すサポートされているインターフェイスの数は、HPS を外部 SDRAM に接続するために使用されるインターフェイスを除きます。FPGA コア内のマスターは、HPS で設定可能な FPGA-to-SDRAM のブリッジポートを介して、HPS に接続された外部メモリー・インターフェイスにアクセスすることができます
注: いくつかのデバイスパッケージの場合、また、外部メモリー・インターフェイスのための3 V I/Oバンクを使用することができます。しかし、最大のメモリー・インターフェイス・クロック周波数は533 MHzでキャップされます。高いメモリークロック周波数を使用するには、外部メモリー・インターフェイスから3 V I/Oバンクを除外します。
製品ライン パッケージ
U19 F27 F29 F34 F35 NF40 KF40 RF40 NF45 SF45 UF45
SX 160 0 0 0
SX 220 0 0 0
SX 270 0 1 16 116 116
SX 320 0 1 16 116 1 16
SX 480 1 16 2 16 1 16
SX 570 2 16 1 16 2 16 2
SX 660 2 16 1 16 2 16 2
14 この数は、外部メモリー・インターフェイスのための3 V I/Oバンクの使用を含んでいます。それ以外の場合は、可能な外部メモリーのインターフェイスの数が1だけ減少されます。
15 この数は、コア EMIF コンフィグレーションを実装する HPS 共有I/Oバンクを含みます。
16 この数は、外部メモリー・インターフェイスのための3 V I/Oバンクの使用を含んでいます。それ以外の場合は、可能な外部メモリーのインターフェイスの数が1だけ減少されます。