1. Arria® 10デバイスにおけるロジック・アレイ・ブロックおよびアダプティブ・ロジック・モジュール
2. Arria® 10デバイスにおけるエンベデッド・メモリー・ブロック
3. Arria® 10デバイスにおける可変精度 DSP ブロック
4. Arria® 10デバイスにおけるクロック・ネットワークおよび PLL
5. Arria® 10 デバイスにおける I/O と高速 I/O
6. Arria® 10 デバイスにおける外部メモリー・インターフェイス
7. Arria® 10デバイスにおけるコンフィグレーション、デザイン・セキュリティー、およびリモート・システム・アップグレード
8. Arria® 10デバイスにおける SEUの緩和
9. Arria® 10デバイスにおける JTAG バウンダリー・スキャン・テスト
10. Arria 10デバイスにおけるパワー・マネジメント
2.1. エンベデッド・メモリーの種類
2.2. Arria® 10デバイスにおけるエンベデッド・メモリー・デザイン・ガイドライン
2.3. エンベデッド・メモリーの機能
2.4. エンベデッド・メモリー・モード
2.5. エンベデッド・メモリーのクロッキング・モード
2.6. メモリーブロックでのパリティービット
2.7. エンベデッド・メモリー・ブロックでのバイトイネーブル
2.8. メモリーブロックのパックモード・サポート
2.9. メモリーブロックのアドレス・クロック・イネーブルのサポート
2.10. メモリーブロックの非同期クリアー
2.11. メモリーブロック誤り訂正コードのサポート
2.12. 改訂履歴
5.7.1. Arria® 10 デバイスにおける I/O および高速 I/O の一般的なガイドライン
5.7.2. 電圧リファレンス形式および非電圧リファレンス形式の I/O 規格の混在
5.7.3. ガイドライン : パワーシーケンス中に I/O ピンをドライブしない
5.7.4. ガイドライン : HPS 共有 I/O バンクでの I/O ピンの使用
5.7.5. ガイドライン : 最大 DC 電流制限
5.7.6. ガイドライン : アルテラ LVDS SERDES IP コアのインスタンス化
5.7.7. ガイドライン : ソフト CDR モードの LVDS SERDES ピンペア
5.7.8. ガイドライン : Arria 10 GPIO 性能でのジッターへの高影響の最小化
5.7.9. ガイドライン : 外部メモリー・インターフェイスのための I/O バンク 2A の使用
5.6.5.1. 差動トランスミッターのクロッキング
I/O PLL は、ロードおよびシフトレジスターをクロックするロードイネーブル (LVDS_LOAD_EN) 信号とdiffioclk信号 (シリアル・データ・レートで実行するクロック ) を生成します。シリアライゼーション・ファクターは、 Quartus® Primeソフトウェアを使用して x3、x4、x5、x6、x7、x8、x9、または x10 にスタティックに設定することができます。ロードイネーブル信号はシリアライゼーション・ファクター設定からから派生します。
任意の Arria® 10 トランスミッター・データ・チャネルをコンフィグレーションして、ソース・シンクロナス・トランスミッター・クロック出力を生成することができます。この柔軟性により、出力クロックをデータ出力の近くに配置してボードレイアウトを簡略化し、クロックとデータ間のスキューを低減することができます。
アプリケーションごとに、特定のクロック-データ・アライメントまたはデータ・レート-クロック・レート・ファクターが必要になる場合があります。これらの設定は、 Quartus® Prime Parameter Editor でスタティックに指定することができます。
- トランスミッターは、デバイスの各のスピードグレードがサポートする最大周波数と同じレートでクロック信号を出力できます。
- 出力クロックは、シリアライゼーション・ファクターに応じて、1、2、4、6、8、または 10 のファクターで分周することができます。
- データに関連するクロックの位相は、0° または 180° ( エッジまたは中央揃え ) に設定することができます。I/O PLL は、45° の増分でその他の位相シフトの追加のサポートを提供します。
図 110. クロック出力モードのトランスミッター次の図は、クロック出力モードのトランスミッターを表しています。クロック出力モードでは、LVDS チャネルをクロック出力チャネルとして使用することができます。