インテル® Arria® 10 コア・ファブリックおよび汎用 I/O ハンドブック

ID 683461
日付 6/21/2017
Public
ドキュメント目次

6.5.5. ECC デュアルランク付き DDR4 x72 の Arria® 10 パッケージサポート

ECC (64 ビット・データ+ 8 ビット ECC) デュアルランク付き DDR4 x72 インターフェイスを 1 つサポートするには、3.25 I/O バンク ( 隣接する I/O バンクに 3 つの I/O バンクと 1 つの I/O レーン ) を必要とします。

表 82.  各デバイスパッケージでサポートされる ECC デュアルランク付き DDR4 x72 インターフェイスの数 (HPS インスタンスなし )
製品ライン  パッケージ
U19 F27 F29 F34 F35 NF40 KF40 RF40 NF45 SF45 UF45
GX 160 0 0 0
GX 220 0 0 0
GX 270 0 1 1 1
GX 320 0 1 1 1
GX 480 1 1 1
GX 570 1 1 2 2
GX 660 1 1 2 2
GX 900 2 3 0 4 3 2
GX 1150 2 3 0 4 3 2
GT 900 3
GT 1150 3
SX 160 0 0 0
SX 220 0 0 0
SX 270 0 1 20 1 20 1 20
SX 320 0 1 20 1 20 1 20
SX 480 1 20 1 20 1 20
SX 570 1 20 1 20 2 20 2 20
SX 660 1 20 1 20 2 20 2 20
表 83.  各デバイスパッケージでサポートされる ECC デュアルランク付き DDR4 x72 インターフェイスの数 ( HPS インスタンスあり ) この表で示すサポートされているインターフェイスの数は、HPS を外部 SDRAM に接続するために使用されるインターフェイスを除きます。FPGA コア内のマスターは、HPS で設定可能な FPGA-to-SDRAM のブリッジポートを介して、HPS に接続された外部メモリー・インターフェイスにアクセスすることができます。
製品ライン パッケージ
U19 F27 F29 F34 F35 NF40 KF40 RF40 NF45 SF45 UF45
SX 160 0 0 0
SX 220 0 0 0
SX 270 0 1 1 1
SX 320 0 1 1 1
SX 480 1 1 1
SX 570 1 1 2 2
SX 660 1 1 2 2
20 この数は、コアEMIFコンフィグレーションを実装するためのHPS共有I/Oバンクを含みます