インテル® Arria® 10 コア・ファブリックおよび汎用 I/O ハンドブック

ID 683461
日付 6/21/2017
Public
ドキュメント目次

5.6.6.1. ソース同期のタイミングバジェット

この項では、 Arria® 10 デバイスファミリーにおけるソース同期信号方式のタイミングバジェット、波形、および仕様について説明します。

LVDSのI/O規格により、データの高速伝送が可能になるため、システム全体のパフォーマンスが向上します。高速システムの性能を活用するには、高速信号のタイミングを解析する必要があります。差動ブロックのタイミング解析は、従来の同期タイミングの解析手法とは異なります。

ソース同期タイミング解析は、クロック - 出力のセットアップ時間ではなく、データとクロック信号間のスキューに基づきます。高速差動データ伝送には、IC ベンダーによって提供されるタイミング・パラメーターを使用する必要があり、ボードスキュー、ケーブルスキュー、およびクロックジッターによる強い影響を受けます。

この項では、ソース同期型の差動データ方向タイミング・パラメーター、 Arria® 10 デバイスファミリーのタイミングバジェットの定義、およびデザインの最大性能を決定するにあたってのタイミング・パラメーターの使用方法を定義します。