インテル® Arria® 10 コア・ファブリックおよび汎用 I/O ハンドブック

ID 683461
日付 6/21/2017
Public
ドキュメント目次

10.4.2.1.1. コア・アクセス・モードでのコンフィグレーション・レジスター

コアアクセスのコンフィグレーション・レジスターは 8 ビット・レジスターです。

図 179. コアアクセスのコンフィグレーション・レジスター


表 122.  コアアクセスのコンフィグレーション・レジスターの概要
ビット番号 ビット名 概要
D0 MD0

チャネル・シーケンサーのモード選択

  • MD[1:0]=2'b00—チャネル 2 からチャネル 7 へのチャネル・シーケンサ・サイクル
  • MD[1:0]=2'b01—チャネル 0 からチャネル 7 へのチャネル・シーケンサー・サイクル
  • MD[1:0]=2'b10—チャネル 0 からチャネル 1 へのチャネル・シーケンサー・サイクル
  • MD[1:0]=2'b11—IP コアによるコントロール。chsel[3:0]で変換するチャネルを指定します。
D1 MD1
D2 BU0

チャネル 0—チャネル 0 を表すレジスタービット。ユニポーラー選択向けに「0」にセットします。

D3 BU1

チャネル 1—チャネル 1 を表すレジスターのビット。ユニポーラー選択向けに「0」にセットします。

D4 NA

予約。0 にセット。

D5 NA

予約。0 にセット。

D6 CAL

キャリブレーション・イネーブルビット。「0」はキャリブレーション・オフ、「1」はキャリブレーション・オンを示します。キャリブレーションがオフの際には、12 ビットの最終的な変換データにキャリブレーション結果が含まれません。

D7 NA

予約。0 にセット。