インテル® Arria® 10 コア・ファブリックおよび汎用 I/O ハンドブック

ID 683461
日付 6/21/2017
Public
ドキュメント目次

6.1. Arria® 10 外部メモリー・インターフェイス・ソリューションの主な特徴

  • いくつかのプロトコル用に完全にハード化された外部メモリー・インターフェイスを提供するソリューション
  • デバイス周辺の I/O バンクに代わり、コア・ロジック・ファブリック内で混在するI/Oカラムを備えるデバイス機能
  • I/Oカラム内のすべてのメモリー・インターフェイスのキャリブレーションを実行するシングルハード Nios® IIブロック
  • I/Oバンクと呼ばれるI/Oモジュールのグループから構成されるI/Oカラム
  • 専用の整数 PLL (IO_PLL)、ハードメモリー・コントローラー、および遅延ロックループを含む各I/Oバンク
  • 前世代のArriaデバイスより短く、1 つのI/OバンクにのみまたがるPHY クロックツリー
  • バランスのとれたリファレンス・クロック・ネットワークを使用する複数の PLL が必要な複数のI/Oバンクにまたがるインターフェイス