インテル® Arria® 10 コア・ファブリックおよび汎用 I/O ハンドブック

ID 683461
日付 6/21/2017
Public
ドキュメント目次

4.1.3.3. ペリフェラル・クロック・ネットワーク

PCLK ネットワークは、最も少ない挿入遅延と RCLK ネットワークと同じスキューを提供します。

スモール・ペリフェラル・クロック・ネットワーク

各 HSSI または I/O バンクは 12 個の SPCLK を有します。SPCLK は、同じロウ内で隣接する HSSI バンクの 1 つの SCLK スパイン領域と I/O バンクの 1 つの SCLK スパイン領域に対応します。

図 55.  Arria® 10デバイスの SPCLK ネットワーク 次の図は、デバイスパッケージの裏面図に相当するシリコンダイの上面図です。


ラージ・ペリフェラル・クロック・ネットワーク

各 HSSI または I/O バンクは 2 つの LPCLK を有します。LPCLK は SPCLK と比べてより大きなネットワーク範囲を有します。LPCLK は、同じロウ内で隣接する HSSI バンクの 1 つの SCLK スパイン領域と I/O バンクの 1 つの SCLK スパイン領域に対応します。上部と下部の HSSI バンクおよび I/O バンクには、2 つのロウを垂直にカバーする LPCLK があります。また、中間部の HSSI および I/O バンクには、4 つのロウを垂直にカバーする LPCLK があります。

図 56.  Arria® 10デバイスの LPCLK ネットワーク 次の図は、デバイスパッケージの裏面図に相当するシリコンダイの上面図です。