インテル® Arria® 10 コア・ファブリックおよび汎用 I/O ハンドブック

ID 683461
日付 6/21/2017
Public
ドキュメント目次

5.5.1. Arria® 10 デバイスの I/O エレメント構造

Arria® 10 デバイスの I/O エレメント (IOE) は双方向 I/O バッファーと I/O レジスターを有しており、完全なエンベデッド双方向シングル・データ・レート (SDR) またはダブル・データ・レート (DDR) の転送をサポートします。

IOE は、 Arria® 10 デバイスのコア・ファブリック内の I/O カラムに配置されています。

また、 Arria® 10 SX デバイスは HPS の IOE を有します。

GPIO IOE レジスターは、DDR レジスター、ハーフ・レート・レジスター、出入力および出力イネーブル (OE) パスのトランスミッター遅延チェーンで構成されています。

  • 組み合わせパスまたはレジスター済みのパスからデータを取得することができます。
  • コアクロックのみがデータをクロックします。
  • コアから配線されるハーフ・レート・クロックは、ハーフ・レート・レジスターをクロックします。
  • コアからのフル・レート・クロックは、フル・レート・レジスターをクロックします。