インテル® Arria® 10 コア・ファブリックおよび汎用 I/O ハンドブック

ID 683461
日付 6/21/2017
Public
ドキュメント目次

5.5.4.5. 差動入力 RD OCT

Arria® 10 デバイスのすべての I/O ピンと専用クロック入力ピンは、オンチップ差動終端である RD OCT をサポートします。 Arria® 10 デバイスは、LVDS 規格の各差動レシーバーチャネルで100 Ωのオンチップ差動終端オプションを提供します。

Quartus® Primeソフトウェアの Assignment Editor で、オンチップ終端をイネーブルできます。

図 89. オンチップ差動 I/O 終端


表 58.   Quartus® Primeソフトウェア Assignment Editor—オンチップ差動終端この表は、 Quartus® Prime ソフトウェアの Assignment Editor におけるオンチップ差動終端のアサインメント名をリストしています。
フィールド アサインメント
To rx_in
アサインメント名 入力終端
差動