FタイルのアーキテクチャーとPMAおよびFEC Direct PHY IPのユーザーガイド

ID 683872
日付 1/24/2024
Public
ドキュメント目次

3.4.8. TX/RXのPMAおよびコア・インターフェイスFIFOの信号

表 51.  TX/RXのPMAおよびコア・インターフェイスFIFOの信号変数の定義については、ポートおよび信号のリファレンスにおいてインターフェイス接続するポートのビットを定義する変数を参照してください。
信号名 クロックドメイン/リセット 方向 詳細
tx_pmaif_fifo_empty [(N*X)-1:0] 非同期 出力 PMAインターフェイス TX FIFOが空の状態です。
tx_pmaif_fifo_pempty [(N*X)-1:0] 非同期 出力 PMAインターフェイスTX FIFOが部分的に空の状態です。
tx_pmaif_fifo_pfull [(N*X)-1:0] 非同期 出力 PMAインターフェイスTX FIFOが部分的に満たされています。
rx_pmaif_fifo_empty [(N*X)-1:0] 非同期 出力 PMAインターフェイスRX FIFOが空の状態です。
rx_pmaif_fifo_pempty [(N*X)-1:0] 非同期 出力 PMAインターフェイスRX FIFOが部分的に空の状態です。
rx_pmaif_fifo_pfull [(N*X)-1:0] 非同期 出力 PMAインターフェイスRX FIFOが部分的に満たされています。
tx_fifo_full [(N*X)-1:0]

tx_coreclkin

tx_reset

出力 コア・インターフェイスTX FIFOのフルの状態を示すポートです。
tx_fifo_empty [(N*X)-1:0]

TXワードクロック

TXボンディング・クロック

Sys PLL Clock

出力 コア・インターフェイスTX FIFOの空の状態を示すポートです。
tx_fifo_pfull [(N*X)-1:0]

tx_coreclkin

tx_reset

出力 コア・インターフェイスTX FIFOが部分的に満たされていることを示すポートです。
tx_fifo_pempty [(N*X)-1:0]

TXワードクロック

TXボンディング・クロック

Sys PLL Clock

出力 コア・インターフェイスTX FIFOが部分的に空であることを示すポートです。
rx_fifo_full [(N*X)-1:0]

転送クロック:

ワードクロック

ボンディング・クロック

Sys PLL Clock

rx_reset

出力 コア・インターフェイスRX FIFOのフルの状態を示すポートです。
rx_fifo_empty [(N*X)-1:0]

rx_coreclkin

rx_reset

出力 コア・インターフェイスRX FIFOの空の状態を示すポートです。
rx_fifo_pfull [(N*X)-1:0]

転送クロック:

ワードクロック

ボンディング・クロック

Sys PLL Clock

rx_reset

出力 コア・インターフェイスRX FIFOが部分的に満たされていることを示すポートです。
rx_fifo_pempty [(N*X)-1:0]

rx_coreclkin

rx_reset

出力 コア・インターフェイスRX FIFOが部分的に空であることを示すポートです。
tx_dll_lock [(N*X)-1:0] tx_reset 出力 データ転送のTX DLLロックステータス信号です。コア・インターフェイスFIFOがエラスティック・モードの際にこの信号を監視し、tx_dll_lock ポートがアサートするまで待機してから、コア・インターフェイスFIFOの書き込みイネーブルビットをアサートします。さまざまなコンフィグレーションにおけるTXおよびRXのパラレル・データ・マッピング情報 を参照してください。
rx_fifo_rd_en [(N*X)-1:0]

rx_coreclkin

rx_reset

入力 コア・インターフェイスRX FIFOの読み出しイネーブルポートです。