FタイルのアーキテクチャーとPMAおよびFEC Direct PHY IPのユーザーガイド

ID 683872
日付 1/24/2024
Public
ドキュメント目次

2.2.5.3. トポロジー14: 1x PCIe x4 + 400GハードIP (FGT)、PTP使用 の場合の例

この例では、Fタイルのデザインに関する次の考慮事項を前提としています。

  • PCIe* インターフェイスが必要
  • IEEE 1588高精度時間プロトコル・インターフェイスが必要
  • FHT PMAレーンは不要

トポロジー12: 1x PCIe x8 + 400GハードIP (FGT)、PTP使用 トポロジー13: 2x PCIe x4 + 400GハードIP (FGT)、PTP使用 、および トポロジー14: 1x PCIe x4 + 400GハードIP (FGT)、PTP使用 でこのデザインを実装することができます。利用可能なPMAとストリームが最も多い トポロジー14: 1x PCIe x4 + 400GハードIP (FGT)、PTP使用 を選択します。次の図は、利用可能なPMA、フラクチャー、およびEMIBリソースを示しています。

図 33.  トポロジー14: 1x PCIe x4 + 400GハードIP (FGT)、PTP使用

凡例

  • グレー: 利用できないリソース
  • ライトブルー: 利用可能な400GハードIPリソース
  • パープル: 利用可能なPTPリソース
  • ダークブルー: 利用可能な PCIe* ハードIPリソース