FタイルのアーキテクチャーとPMAおよびFEC Direct PHY IPのユーザーガイド

ID 683872
日付 1/24/2024
Public
ドキュメント目次

3.6.5. FGT RX CDRクロック出力

rx_cdr_divclk_link0 ポートを有効にすると、FGT RX CDRクロックをRX PMAからリファレンス・クロック・ピンに出力することができます。各Fタイルでは、2つのFGT RX CDRクロック出力を有効にすることができます。
  • 1つの出力ポートはリファレンス・クロック8に接続することができます。ソースはクアッド2に配置する必要があります。このポートの有効化または無効化、もしくはソースの変更は、クアッド2の任意のPMAレーンのRX CDRクロックレジスターを介して行います。
  • もう1つの出力ポートはリファレンス・クロック9に接続することができます。ソースはクアッド3に配置する必要があります。このポートの有効化または無効化、もしくはソースの変更は、クアッド3の任意のPMAレーンのRX CDRクロックレジスターを介して行います。
rx_cdr_divclk_link0 の出力周波数 = cdr_f_ref_hz / cdr_n_counter
  • cdr_f_ref_hz はRX CDRリファレンス・クロック周波数で、これはFGTリファレンス・クロック周波数です。
  • cdr_n_counter はRXパスの前置分周器です。
cdr_n_counter の値を取得するには、次の手順に従います。
  1. Quartus® Prime プロ・エディションSupport-Logic Generation を実行します。
  2. Compilation Report を開き、Logic Generation ToolIP Parameter Settings Report に進みます。
  3. レポートで cdr_n_counter を検索します。
  4. cdr_f_ref_hz を検索し、FGTリファレンス・クロック周波数を確認することもできます。
図 83. コンパイルレポートでの cdr_n_counter 値の取得