FタイルのアーキテクチャーとPMAおよびFEC Direct PHY IPのユーザーガイド

ID 683872
日付 1/24/2024
Public
ドキュメント目次

4.3. システムPLLのモード - システムPLLのリファレンス・クロックと出力周波数

表 98.  プリセットされているリファレンス・クロックと出力周波数
システムPLLのモード - システムPLL リファレンス・クロック (MHz) 出力周波数 (MHz)
ETHERNET_FREQ_805_156 156.25 805.6640625
ETHERNET_FREQ_805_312 312.5 805.6640625
ETHERNET_FREQ_805_322 44 322.265625 805.6640625
ETHERNET_FREQ_830_156 156.25 830.078125
ETHERNET_FREQ_830_312 312.5 830.078125
PCIE_FREQ_1000 100 1000
PCIE_FREQ_950 100 950
PCIE_FREQ_900 100 900
PCIE_FREQ_850 100 850
PCIE_FREQ_800 100 800
PCIE_FREQ_750 100 750
PCIE_FREQ_700 100 700
PCIE_FREQ_650 100 650
PCIE_FREQ_600 100 600
PCIE_FREQ_550 100 550
PCIE_FREQ_500 100 500
表 99.   F-Tile Reference and System PLL Clocks Intel® FPGA IPF-Tile PMA/FEC Direct PHY Intel® FPGA IPの間のポート接続ガイドライン
F-Tile Reference and System PLL Clocks Intel® FPGA IP F-Tile PMA/FEC Direct PHY Intel® FPGA IP
システムPLL
out_systempll_clk system_pll_clk_link
FGT
out_refclk_fgt tx_pll_refclk_linkrx_cdr_refclk_link
in_cdrclk rx_cdr_divclk_link
FHT
out_fht_cmmpll_clk tx_pll_refclk_linkrx_cdr_refclk_link
44 このモードは現在サポートされていません。