FタイルのアーキテクチャーとPMAおよびFEC Direct PHY IPのユーザーガイド

ID 683872
日付 1/24/2024
Public
ドキュメント目次

2.3.2.1.1. FGTトランスミッターのバッファーとフェーズ・ジェネレーター

FGTトランスミッター・バッファーの終端スキームを簡略化して次の図に示します。
図 45. TXバッファーの終端 (簡略図)
  1. ZTX-DIFF-DC トランスミッター・バッファー出力差動DCインピーダンスは90Ωで、シングルエンドでは45Ωになります。

トランスミッターのバッファーをプログラミングし、次の表に記載されているタップをサポートすることができます。

表 17.  NRZおよびPAM4モードにおけるFGTトランスミッターPMAイコライザーのパラメーター
注: 付録A.1 に示されているOPNの Agilex™ 7 Fタイルデバイスに適用されます。
レジスター値 QSFパラメーター カーソル 規則

インクリメントとデクリメントのサイズ

最小値 デフォルト 最大値
pre_tap_2 txeq_pre_tap_2 C-2 0 0 +7 1.0
pre_tap_1 txeq_pre_tap_1 C-1 0 0 +15 1.0
main_tap txeq_main_tap C0 9 0 0

+55 10

1.0
post_tap_1 txeq_post_tap_1 C+1 0 0 +19 1.0
表 18.  NRZおよびPAM4モードにおけるFGTトランスミッターPMAイコライザーのパラメーター
注: 付録A.1 に示されているOPNのデバイスを除く Agilex™ 7 FタイルESデバイスに適用されます。
レジスター値 カーソル 規則

インクリメントとデクリメントのサイズ

最小値 最大値
pre_tap_2 C-2 0 +7 1.0
pre_tap_1 C-1 0 +15 1.0
main_tap C0 11 0 +47 12 1.0
post_tap_1 C+1 0 +19 1.0
トランスミッター・バッファー・イコライザーのパラメーターの組み合わせは、次に示す規則に従います。
  • 付録A.1 に示されているOPNのデバイスを除く Agilex™ 7 FタイルESデバイスの場合
    1. main_tap - 2×pre_tap_1 - 2×post_tap_1 ≥ 5
    2. (main_tap + 9 - 2×pre_tap_1 - pre_tap_2 - 2×post_tap_1) ÷ (main_tap + 9 -pre_tap_2 - 2×post_tap_1) > 0
    3. (main_tap + 9 - 2×pre_tap_1 - pre_tap_2 - 2×post_tap_1) ÷ (main_tap + 9 - 2×pre_tap_1 - pre_tap_2) > 0
    4. QSF: (txeq_main_tap + txeq_pre_tap_1 + txeq_pre_tap_2 + txeq_post_tap_1) ≤ 47
  • 付録A.1 に示されているOPNの Agilex™ 7 Fタイルデバイスの場合
    1. main_tap - 2×pre_tap_1 - 2×post_tap_2 ≥ 13
    2. (main_tap + 1 - 2×pre_tap_1 - pre_tap_2 - 2×post_tap_1) ÷ (main_tap + 1 - pre_tap_2 - 2×post_tap_1) > 0
    3. (main_tap + 1 - 2×pre_tap_1 - pre_tap_2 - 2×post_tap_1) ÷ (main_tap + 1 - 2×pre_tap_1 - pre_tap_2) > 0
9 C0 = main_tap + 1 - pre_tap_1 - pre_tap_2 - post_tap_1 ( 付録A.1 に示されているOPNの Agilex™ 7 Fタイルデバイスに適用)
10 main_tap および txeq_main_tap 最大値 ( 付録A.1 に示されているOPNの Agilex™ 7 Fタイルデバイスに適用)
11 C0 = main_tap + 9 - pre_tap_1 - pre_tap_2 - post_tap_1 ( 付録A.1 に示されているOPNのデバイスを除く Agilex™ 7 FタイルESデバイスに適用)
12 main_tap 最大値 ( 付録A.1 に示されているOPNのデバイスを除く Agilex™ 7 FタイルESデバイスに適用)