FタイルのアーキテクチャーとPMAおよびFEC Direct PHY IPのユーザーガイド

ID 683872
日付 1/24/2024
Public
ドキュメント目次

3.1.2. FEC Directでサポートされるモード

F-Tile PMA/FEC Direct PHY Intel® FPGA IPでは、FEC Directモードで以下をサポートします。
  • IEEE 802.3 RS(528, 514) (CL 91, KR)
  • IEEE 802.3 RS(544,514) (CL 134, KP)
  • Ethernet Technology Consortium LL RS(272, 258)
  • 25-400G KP/KR/LL FECをサポート
  • システムPLLクロックモードのみをサポート
  • デュプレックス動作モードのみをサポート
  • ギアボックス機能をサポート

FEC Directモードは、IPのパラメーター・エディターで有効にすることができます。それには、RS-FEC (リードソロモン前方誤り訂正) のオプション で説明されているように、Enable RS-FEC オプションをオンにします。FEC仕様のFEC Directモード (KP、KR、LL) は、トポロジーに依存して異なるBERを実現します。PCSとの間のFECデータは33bです。PMAインターフェイス側では、PMAインターフェイスとの間のFECデータの幅は40bです。

システムPLLクロックを使用し、ギアボックスが有効になっているFEC Directモード

RS-FECモードでのギアボックスの有効化

FECを含むデザインでは、ギアボックスは自動的に有効になります。ギアボックスのオプションは、32:40、64:80、128:160です。Firecode FECは、32:33のギアボックス比をサポートします。PCS (Physical Coding Sublayer) のみを含むデザインでは、32:33のギアボックス比が唯一のオプションです。

表 26.  FEC Direct IPのコンフィグレーション・モードのサポート
Modタイプ PMAタイプ FECモード クロックモード PMA幅

PMA

インターフェイス

FIFO

(Tx/Rx)

Fタイル

インターフェイス

FIFO

(Tx/Rx)

コア・

インターフェイス

FIFO

(Tx/Rx)

NRZ FGT

RS(528, 514)、RS(272,258)、

RS(544, 514)

Sys PLL DW 32

エラスティック/

エラスティック

位相補正/

位相補正

位相補正/

位相補正

FHT

RS(528, 514)、RS(272,258)、

RS(544, 514)

Sys PLL DW 32、64

エラスティック/

エラスティック

位相補正/

位相補正

位相補正/

位相補正

PAM4 FGT

RS(528, 514)、RS(272,258)、

RS(544, 514)

Sys PLL DW 32、64

エラスティック/

エラスティック

位相補正/

位相補正

位相補正/

位相補正

FHT

RS(528, 514)、RS(272,258)、

RS(544, 514)

Sys PLL DW 32、64、128

エラスティック/

エラスティック

位相補正/

位相補正

位相補正/

位相補正