FタイルのアーキテクチャーとPMAおよびFEC Direct PHY IPのユーザーガイド

ID 683872
日付 1/24/2024
Public
ドキュメント目次

3.6.3. tx/rx_coreclkin、tx/rx_clkout、tx/rx_clkout2 のポート幅と推奨接続

ポート幅と推奨される接続では、次のポートのポート幅と推奨接続を示しています。

  • tx_clkout および rx_clkout
  • tx_clkout2 および rx_clkout2
  • tx_coreclkin および rx_coreclkin
表 74.  ポート幅と推奨される接続変数の定義については、ポートおよび信号のリファレンスにおいてインターフェイス接続するポートのビットを定義する変数を参照してください。
PMAの幅 tx_clkout、tx_clkout2、tx_coreclkin、rx_clkout、rx_clkout2、rx_coreclkin のポート幅 推奨される接続
8、10、16、20、32 1 * N
  • tx_clkout [0] または tx_clkout2[0]tx_coreclkin[N-1: 0] に接続
  • rx_clkout [0] または rx_clkout2[0]rx_coreclkin[N-1: 0] に接続
64 2 * N
  • tx_clkout [0] または tx_clkout2[0]tx_coreclkin[2 * N-1 : 0] に接続
  • rx_clkout [0] または rx_clkout2[0]rx_coreclkin[2 * N-1: 0] に接続
128 4 * N
  • tx_clkout [0] または tx_clkout2[0]tx_coreclkin[4 * N-1 : 0] に接続
  • rx_clkout [0] または rx_clkout2[0]rx_coreclkin[4 * N-1: 0] に接続
表 75.  PMAレーン数 = 1の場合の例
PMAの幅 tx/rx_clkout/2 のポート幅 推奨される接続
8、10、16、20、32 1
  • tx_clkout または tx_clkout2tx_coreclkin に接続
  • rx_clkout または rx_clkout2rx_coreclkin に接続
64 2
  • tx_clkout[0] または tx_clkout2[0]tx_coreclkin[1:0] に接続
  • rx_clkout[0] または rx_clkout2[0]rx_coreclkin[1:0] に接続
128 4
  • tx_clkout[0] または tx_clkout2[0]tx_coreclkin[3:0] に接続
  • rx_clkout[0] または rx_clkout2[0]rx_coreclkin[3:0] に接続
表 76.  PMAレーン数 = 4の場合の例
PMAの幅 tx/rx_clkout/2 のポート幅 推奨される接続
8、10、16、20、32 4
  • tx_clkout[0] または tx_clkout2[0]tx_coreclkin[3:0] に接続
  • rx_clkout[0] または rx_clkout2[0]rx_coreclkin[3:0] に接続
64 8
  • tx_clkout[0] または tx_clkout2[0]tx_coreclkin[7:0] に接続
  • rx_clkout[0] または rx_clkout2[0]rx_coreclkin[7:0] に接続
128 16
  • tx_clkout[0] または tx_clkout2[0]tx_coreclkin[15:0] に接続
  • rx_clkout[0] または rx_clkout2[0]rx_coreclkin[15:0] に接続