FタイルのアーキテクチャーとPMAおよびFEC Direct PHY IPのユーザーガイド

ID 683872
日付 1/24/2024
Public
ドキュメント目次

3.8.5. ステータス信号 - 詳細

表 83.  ステータス信号の詳細変数の定義については、ポートおよび信号のリファレンスにおいてインターフェイス接続するポートのビットを定義する変数を参照してください。
信号名 ドメイン 方向 タイプ 詳細
tx_pll_locked [N-1:0] N 非同期 出力 ダイレクト 高速/中速または低速PLLのFGTとFHTのステータス信号で、TXチャネルPLLがPPMしきい値内でリファレンス・クロックにロックされていることを示します。1’b1 = ロックされています。1’b0 = ロックされていません。
rx_is_lockedtoref [N-1:0] N 非同期 出力 ダイレクト

CDRロックステータス信号

  • 1’b1 - CDRは、PPMしきい値内でリファレンス・クロックに周波数ロックされています。
  • 1’b0 – CDRは、PPMしきい値内で周波数ロックされていません。

FGT PMAにのみ適用されます。lockedtodata がHighで維持されている際は、lockedtoref 信号の状態は重要ではありません。

rx_is_lockedtodata [N-1:0] N 非同期 出力 ダイレクト RX CDRデータ・ロック・ステータス信号
  • 1’b0: CDRはデータにロックされていません。
  • 1’b1: CDRはデータにロックされています。FGT PMAとFHT PMAの両方に適用されます。

アサートされると、CDRがデータにロックされるモードに入っていることを示します。継続的にアサートされ、アサートとデアサートが切り替わらない場合は、CDRが実際にデータにロックされていることを保証することができます。