FタイルのアーキテクチャーとPMAおよびFEC Direct PHY IPのユーザーガイド

ID 683872
日付 1/24/2024
Public
ドキュメント目次

2.3.2.2.1. FGTレシーバーのバッファーとイコライザー

FGTレシーバーのアナログ・フロント・エンドを簡略化して次の図に示します。
図 46. RXアナログ・フロント・エンド (簡略図)
次に、レシーバーのアナログ・フロント・エンドの各種コンデンサーと抵抗について説明します。
  1. オンボードのACカップリング・コンデンサーであるCon-board は、該当する規格に基づき実装することができます。例えば、PCIeでは、176nFから265nFのオンボードACカップリング・コンデンサーが必要です。
  2. オンチップのACカップリング・コンデンサーであるCon-chip は1pFです。これは常にオンになっており、SDIモードでのみバイパスされます。
  3. DC差動受信インピーダンスのRDIFF-DC は85Ωまたは100Ωにプログラム可能です。これは、シングルエンドで42.5Ωまたは50Ωに相当します。
  4. オンボードのACカップリング・コンデンサーを実装する場合は、VRX-CM-DC をグランド終端に設定する必要があります。DCカップリングで、オンボードのACカップリング・コンデンサーを実装しない場合は、バンプでのレシーバー入力DCコモンモード電圧 (VRX-CM-DC) を次のように設定する必要があります。
    1. スケルチ検出を使用しない場合は、700mVよりも小さくする
    2. スケルチ検出を使用する場合は、200mVから300mVの間にする
    SDIモードを使用する場合、Vcm は自動的に700mVに設定されます。

レシーバーのバッファーとイコライザーの機能は、FHT PMAとFGT PMAで同じです。詳細は、FHTレシーバーのバッファーとイコライザーを参照してください。